Nachricht senden
Haus > produits > Flash-Speicher IC-Chip > TMS320F28335PTPQ Mosfet-Leistungstransistor DSP, DSC Delfino Micrcntrlr

TMS320F28335PTPQ Mosfet-Leistungstransistor DSP, DSC Delfino Micrcntrlr

TMS320F28335PTPQ Mosfet-Leistungstransistor DSP, DSC Delfino Micrcntrlr
Kategorie:
Flash-Speicher IC-Chip
Spezifikationen
Zahl von Timern/von Zählern:
Timer 3
Feuchtigkeit empfindlich:
JA
Anweisungs-Art:
Gleitkomma
Datenbus-Breite:
Bit 32
ADC-Entschließung:
Bit 12
Zahl von I/Os:
Input/Output 88
Höhepunkt:

mosfet motor control circuit

,

n channel mos field effect transistor

Einleitung

TMS320F28335PTPQ Mosfet-Leistungstransistor DSP, DSC Delfino Micrcntrlr

Eigenschaften 1

1

  • Leistungsstarke statische CMOS-Technologie – bis 150 MHZ (Zeit des Zyklus 6.67-ns)
    – 1.9-V/1.8-V Kern, Entwurf Input-/Output3.3-v

  • Leistungsstarke 32-Bit-CPU (TMS320C28x)

    • – Einzelpräzision IEEE 754 Gleitkommaeinheit

      (FPU) (F2833x einzig)

    • – 16 × 16 und 32 × 32 MAC-Operationen

    • – 16×16dualMAC

    • – Harvard-Busarchitektur

    • – Schnelle Unterbrechungsantwort und -verarbeitung

    • – Vereinheitlichtes Gedächtnisprogrammierungsmodell

    • – Code-leistungsfähig (in C/C++ und in der Versammlung)

  • Sechs-Kanal DMA-Controller (für ADC, McBSP, ePWM, XINTF und SARAM)

  • 16-Bit-- oder externe 32-Bit-Schnittstelle (XINTF) – mehr als 2M × 16 Adreßreichweite

  • Auf-Chipgedächtnis

    • – F28335, F28333, F28235:

      256K × 16 Blitz, 34K × 16 SARAM

    • – F28334, F28234:

      128K × 16 Blitz, 34K × 16 SARAM

    • – F28332, F28232:

      64K × 16 Blitz, 26K × 16 SARAM

    • – 1K×16OTPROM

  • Stiefel ROM (8K × 16)

    • – Mit Software-Stiefelmodi (durch SCI, SPI,

      DOSE, I2C, McBSP, XINTF und paralleles Input/Output)

    • – Standardmathetabellen

  • Uhr und Systemsteuerung – Auf-Chiposzillator
    – Zeitüberwachungsmodul

  • GPIO0 zu den Stiften GPIO63 kann bis eine der acht externen Kernunterbrechungen angeschlossen werden

  • Zusatzblock der unterbrechungs-Expansion (TORTE), der alle 58 Zusatzunterbrechungen stützt

  • Schlüssel/Verschluss der Sicherheit 128-bit
    – Schützt flash-/OTP/RAMblöcke
    – Verhindert Mikroprogrammaufstellungsrück-technik

1

• Erhöhte Steuerperipherie

  • – Bis 18 PWM-Ertrag

  • – Bis 6 HRPWM-Ertrag mit 150 ps MEP

    Entschließung

  • – Bis 6 Ereignisgefangennahmeninput

  • – Bis 2 Quadratur-Kodiererschnittstellen

  • – Bis 8 32-Bit-Timer

    (6 für eCAPs und 2 für eQEPs)

  • – Bis 9 16-Bit-Timer

    (6 für ePWMs und 3 XINTCTRs) • Drei 32-Bit-CPU-Timer
    • Peripherie der seriellen Schnittstelle

    – Bis 2 DOSEN-Module
    – Bis 3 Module SCI (UART)
    – Bis 2 McBSP-Module (konfigurierbar als SPI) – ein SPI-Modul
    – Ein Inter-integrierter Bus des Stromkreises (I2C)

    • 12 bissen ADC, 16 Kanäle
    – 80 ns Umrechnungssatz
    – 2 × 8 Kanal-Inputmehrfachkoppler
    – Probe-undgriff zwei
    – Einzelne/simultane Umwandlungen – intern oder externer Hinweis

    • Bis 88 einzeln programmierbar, multiplexten GPIO-Stifte mit der Inputentstörung

    • JTAG-Grenzscan-Unterstützung
    – Standard-Test IEEE-Standard-1149.1-1990

    Zugangs-Hafen und Grenzscan-Architektur • Moderne Emulationseigenschaften

    – Analyse- und Bruchstellenfunktionen

    – Realzeit prüfen unter Verwendung der Hardware aus • Entwicklungsunterstützung umfasst

  • – Compiler/Versammlungsteilnehmer/Verknüpfungsprogramm ANSI C/C++

  • – Code-Komponist StudioTM IDE

  • – DSP/BIOSTM und SYS/BIOS

  • – Digital-Motorsteuerung und digitale Macht-Software

    Bibliotheken
    • Niederleistungsmodi und Energieeinsparungen

    – UNTÄTIG, BEREITSCHAFTS, stützten sich HALT-Modi

    – Sperren Sie einzelne Zusatzuhren • Endianness: Wenig endian

Senden Sie RFQ
Auf Lager:
MOQ: