MAX 7000 Programmierbares Logikgerät 1,13 M Programmierbare Logikgerätefamilie EPM7064STC44-10N
programming ic chips
,programmable audio chip
Merkmale
■ Leistungsstarke, EEPROM-basierte programmierbare Logikbausteine (PLDs) basierend auf der MAX®-Architektur der zweiten Generation
■ 5,0-V-In-System-Programmierbarkeit (ISP) durch den integrierten IEEE-Standard.1149.1 Joint Test Action Group (JTAG)-Schnittstelle in MAX 7000S-Geräten verfügbar – ISP-Schaltkreis kompatibel mit IEEE Std.1532
■ Umfasst 5,0-V-MAX-7000-Geräte und 5,0-V-ISP-basierte MAX-7000S-Geräte
■ Integrierter JTAG-Boundary-Scan-Test (BST)-Schaltkreis in MAX7000S-Geräten mit 128 oder mehr Makrozellen
■ Komplette EPLD-Familie mit Logikdichten von 600 bis 5.000 nutzbaren Gattern (siehe Tabellen 1 und 2)
■ Pin-zu-Pin-Logikverzögerungen von 5 ns mit bis zu 175,4 MHz Zählerfrequenzen (einschließlich Verbindung)
■ PCI-kompatible Geräte verfügbar
Abbildung 1. Blockdiagramm der Geräte EPM7032, EPM7064 und EPM7096
Designsicherheit
Alle MAX 7000-Geräte enthalten ein programmierbares Sicherheitsbit, das den Zugriff auf die im Gerät programmierten Daten steuert.Wenn dieses Bit programmiert ist, kann ein im Gerät implementiertes proprietäres Design nicht kopiert oder abgerufen werden.Diese Funktion bietet ein hohes Maß an Designsicherheit, da programmierte Daten in EEPROM-Zellen unsichtbar sind.Das Sicherheitsbit, das diese Funktion sowie alle anderen programmierten Daten steuert, wird nur zurückgesetzt, wenn das Gerät neu programmiert wird.

EPM1270F256I5N NEU UND STAMMAKTIE

EPM7160STI100-10N NEU UND STAMMAKTIE

EP4CGX50DF27I7N NEU UND STAMMAKTIE
Bild | Teil # | Beschreibung | |
---|---|---|---|
![]() |
EPM1270F256I5N NEU UND STAMMAKTIE |
|
|
![]() |
EPM7160STI100-10N NEU UND STAMMAKTIE |
IC CPLD 160MC 10NS 100TQFP
|
|
![]() |
EP4CGX50DF27I7N NEU UND STAMMAKTIE |
Cyclone® IV GX Field Programmable Gate Array (FPGA) IC 310 2562048 49888 672-BGA
|