74HC165D elektronisches IC bricht 8-Bit parallel-in/Serien-heraus Schieberegister ab
electronic integrated circuit
,linear integrated circuits
74HC/HCT165
8-Bit parallel-in/Serien-heraus Schieberegister
EIGENSCHAFTEN
• Asynchrone parallele 8-Bit-Last
• Synchroner Serieninput
• Ertragfähigkeit: Standard
• Kategorie ICC: MSI
ALLGEMEINE BESCHREIBUNG
Die 74HC/HCT165 sind Hochgeschwindigkeitssi-tor CMOS-Geräte und sind der Stift, der mit geringer Energie Schottky TTL (LSTTL) kompatibel ist. Sie werden gemäß JEDEC Standardnr. 7A spezifiziert.
Die 74HC/HCT165 sind 8-Bit-parallellast oder Serien-in den Schieberegistern mit den ergänzenden Serienertrag (Q7 und Q7) verfügbar vom letzten Stadium. Wenn der parallele Input der Last (PL) NIEDRIG ist, werden parallele Daten vom D0 zum Input D7 in das Register asynchron geladen.
Wenn PL HOCH ist, tragen Daten das Register serienmäßig am Ds-Input ein und verschieben einen Platz rechts (Q0 → Q1 → Q2, etc.) mit jedem positiv-gehenden Uhrübergang. Diese Eigenschaft erlaubt parallel-zu-Serienkonverterexpansion, indem sie den Ertrag Q7 zum DS-Input des folgenden Stadiums bindet.
Der Takteingang ist mit einem Gatter versehen-ODER Struktur, die erlaubt, dass ein Input benutzt wird, während eine aktive NIEDRIGE Uhr (CER) Input ermöglichen. Die Steckerbelegung für den CP- und CER-Input ist willkürlich und kann für Planbequemlichkeit aufgehoben werden. Der Niedrig-zu-E-HOH Übergang von Input CER sollte nur stattfinden während CP-HOCH für vorhersagbare Operation. Entweder der CP oder das CER sollten vor dem Niedrig-zu-EN-HOH Übergang von PL HOCH sein Verschiebung zu verhindern der Daten, wenn PL aktiviert ist.
ANWENDUNGEN
• Parallel-zu-Seriendatenkonvertierung
SCHNELLNACHWEIS-DATEN
BODEN = 0 V; Tamb = °C 25; tr = tf = 6 ns
| SYMBOL | PARAMETER | BEDINGUNGEN | TYPISCH | EINHEIT | ||
| HC | HCT | |||||
| tPHL-/tplh |
Laufzeitverzögerung CP zu Q7, Q7 PL zu Q7, Q7 D7 zu Q7, Q7 |
CL = 15 PF; VCC = 5 V |
16 15 11 |
14 17 11 |
ns ns ns |
|
| fmax | maximale Taktfrequenz | 56 | 48 | MHZ | ||
| Ci | Inputkapazitanz | 3,5 | 3,5 | PF | ||
| CPD | Verlustleistungskapazitanz pro Paket | Anmerkungen 1 und 2 | 35 | 35 | PF | |
Anmerkungen
1. CPD wird benutzt, um die dynamische Verlustleistung (PD im µW) zu bestimmen:
PD- = CPD-× VCC × 2 FI + ∑ (CL × VCC 2 × FO) wo:
FI- = Inputfrequenz in MHZ
FO = Ausgangsfrequenz in MHZ
∑ (CL × VCC 2 × FO) = Summe Ertrag
CL- = Ertraglastskapazitanz in PF
VCC = Versorgungsspannung in V
2. Für HC ist die Bedingung VI = Boden bis VCC
Für HCT ist die Bedingung VI = Boden zu VCC − 1,5 V
Angebot auf Lager (heißer Verkauf)
| Teilnummer. | Quantität | Marke | D/C | Paket |
| SM6136 | 18980 | Inspektion | 03+ | DIP-14 |
| TS27L4CN | 10830 | St. | 13+ | DIP-14 |
| TS27M4CN | 14526 | St. | 11+ | DIP-14 |
| REF01CPZ | 4402 | ANZEIGE | 13+ | BAD |
| SSM2141PZ | 3709 | ANZEIGE | 14+ | BAD |
| TND908 | 13740 | ALLEGRO | 13+ | BAD |
| UCN5818AF | 2261 | ALLEGRO | 13+ | BAD |
| UCN5841A | 12221 | ALLEGRO | 16+ | BAD |
| UDN2987A | 1193 | ALLEGRO | 13+ | BAD |
| UDN2987A6T | 815 | ALLEGRO | 16+ | BAD |
| UDN7180A | 1877 | ALLEGRO | 16+ | BAD |
| T2117-3ASY | 1286 | ATMEL | 16+ | BAD |
| S14K275E2 | 12194 | EPCOS | 14+ | BAD |
| SPG8650B | 2270 | EPSON | 16+ | BAD |
| SP690AEP | 9846 | EXAR | 14+ | BAD |
| QEC121 | 40000 | FAIRCHILD | 16+ | BAD |
| S20K510E2 | 8476 | FAIRCHILD | 05+ | BAD |
| TIL117M | 12110 | FAIRCHILD | 13+ | BAD |
| S14K625 | 16528 | FSC | 16+ | BAD |
| SNJ54S153J | 2279 | FSC | 16+ | BAD |
| TIL113M | 9914 | FSC | 16+ | BAD |
| SST28SF040A-90-4C-PH | 2717 | GLS | 16+ | BAD |
| S3B-PH-K-S (WENN) (SN) | 15000 | JST | 16+ | BAD |
| S4B-PH-K-S (WENN) (SN) | 14500 | JST | 15+ | BAD |
| S5B-PH-K-S (WENN) (SN) | 15602 | JST | 16+ | BAD |
| SG1526J | 1655 | LINFINITY | 16+ | BAD |
| VDP3130Y-PP-B2 | 1886 | MIC | 14+ | BAD |
| W005M | 15638 | MIC | 13+ | BAD |
| TC7117CPL | 2297 | MIKROCHIP | 16+ | BAD |
| SN74LS259BN | 11620 | MOT | 16+ | BAD |

